モジュールと同じ名前の複数のソースファイルからカーネルモジュールを構築することは可能ですか?
例:次のソースファイルを使用して「mymodule.ko」をビルドします。
mymodule.c
mymodule_func.c
このメイクファイルは機能しません:
#Makefile
obj-m += mymodule.o
mymodule-objs := mymodule.o mymodule_func.o
ありがとう
解決策を見つけました。ソースファイルをサブフォルダーに配置しました。
Makefile
src/mymodule.c
src/mymodule_func.c
#Makefile
obj-m += mymodule.o
mymodule-objs := ./src/mymodule.o ./src/mymodule_func.o
all:
make -C $(KERNEL_PATH) M=$(PWD) modules
clean:
make -C $(KERNEL_PATH) M=$(PWD) clean
カーネルmakeファイルを修正する適切な方法は次のとおりです。
#
obj-m+= my_module.o
#append other source files except my_module.c which would be include by default
my_module-objs+= src1.o src2.o
私の理解によると、モジュール名とソース名を同じにすることはできません。以下に示すように、モジュール名をmodule.o
として指定し、Makefileを使用してロード可能なカーネルモジュールをコンパイルすることをお勧めします。
Makefile
# If KERNELRELEASE is defined, we've been invoked from the
# kernel build system and can use its language.
ifneq ($(KERNELRELEASE),)
**obj-m := module.o
module-objs := mymodule.o mymodule_func.o**
# Otherwise we were called directly from the command
# line; invoke the kernel build system.
EXTRA_CFLAGS += -DDEBUG
else
KERNELDIR := /lib/modules/$(Shell uname -r)/build
PWD := $(Shell pwd)
default:
$(MAKE) -C $(KERNELDIR) M=$(PWD) modules
endif
clean:
$(MAKE) -C $(KERNELDIR) SUBDIRS=$(PWD) clean
この例で行ったように、TARGET
を使用して.koファイルに名前を付けることができます。
TARGET = can
KDIR = /lib/modules/3.1.10-1.16-desktop/build
PWD := $(Shell pwd)
obj-m += $(TARGET).o
can-objs := can_core.o can_open.o can_select.o can_sysctl.o can_write.o \
can_close.o can_ioctl.o can_read.o can_util.o \
can_debug.o can_error.o \
can_async.o can_sim.o
default:
make -C $(KDIR) M=$(PWD) modules
したがって、ビルド後、私は一連のオブジェクトファイルとcan.ko
で終了しました。
別の解決策は、ファイルへのシンボリックリンクを作成することです。
mymodule.c: ln -sf mymodule.c _mymodule.c
ここで、オブジェクト名として_mymodule.o
を使用します。
mymodule-objs := _mymodule.o