xeon 56xx CPUの周りにメモリを構成する方法は? CPUあたり3チャネルの2P構成
最適なメモリパフォーマンスを得るためにDIMMスロットを埋める方法は?埋められるスロットの最小数はいくつですか?
デュアルチャネル、デュアルランクなど?
5600の場合、最大のパフォーマンスは、チャネルごとに1つのDIMMを装着し、CPU間でDIMMを均等に分散することで得られます。したがって、あなたの場合、CPUごとに3つのDIMMがあります。これは、チャネルごとに1つのDIMMを意味します(たとえば、CPUに最も近いスロットから始まるスロット1、4、および7)。
それはそれほど単純ではありません、本当に、それはそうです:
高性能部品X56xxのみが6.4GT/s、1333 MHzに到達でき、チャネルの2番目のDIMMで5.8 GT/sに切り替える必要があります。他のすべての部品(E56xx、L56xx)は、最大5.8 GT/s、せいぜい1066 MHzに制限されているため、2番目のDIMMでスイッチダウンすることはありません。したがって、X56xxのみがチャネルごとに2番目のDIMMに対して帯域幅ペナルティを被ります。 (私が知らないインターリーブペナルティがない限り。) Siliconmechanics info 、2ページをご覧ください。
インテル®Xeon®プロセッサー5600シリーズデータシート第2巻 、57ページ以降および インテル®Xeon®プロセッサー5500シリーズデータシート第2巻 (125)をご覧ください。 ff)それは上に構築されます。また、 Siliconmechanics info もご覧ください。2、5、6ページに素敵な表とイラストがあります。またはxeon 5600が該当します サーバーマニュアル 、26ページff、HPで。
ああ、あなたは1(シングル)ランク( "sr")または2(ダブル)ランク( "dr")のDIMMの代わりに4ランク(クアッドランク( "qr")のDIMMを使用しないことをお勧めします。
連続メモリを大量に実行する場合は単一ランクを使用IOランダムメモリIOを大量に実行する場合は2/4ランクメモリ
4ランクのDIMMを使用すると、CPUはせいぜい1066 MHzに制限され、ほとんどの場合800MHzに制限されるようです。少なくとも、58ページ以降の表3.2 ff インテル®Xeon®プロセッサー5600シリーズデータシート第2巻 私が理解している限りでは。
確認するか、システムビルダーに確認してください。